Prosesor & Pengontrol Sinyal Digital TMS320VC5509AZAY – DSP, DSC Prosesor Sinyal Digital Titik Tetap 179-NFBGA -40 hingga 85
♠ Deskripsi Produk
Atribut Produk | Nilai Atribut |
Pabrikan: | Instrumen Texas |
Kategori Produk: | Prosesor dan Pengontrol Sinyal Digital - DSP, DSC |
Standar RoHS: | Rincian |
Produk: | DSP (Sistem Penyiaran Digital) |
Seri: | TMS320VC5509A |
Gaya Pemasangan: | SMD/SMT |
Paket/Kotak: | NFBGA-179 |
Inti: | C55x |
Jumlah Inti: | 1 Inti |
Frekuensi Jam Maksimum: | 200MHz |
Memori Instruksi Cache L1: | - |
Memori Data Cache L1: | - |
Ukuran Memori Program: | 64kB |
Ukuran RAM Data: | 256kB |
Tegangan Suplai Operasional: | 1,6 V |
Suhu Operasional Minimum: | - 40 derajat Celcius |
Suhu Operasional Maksimum: | + 85 derajat Celcius |
Kemasan: | Baki |
Merek: | Instrumen Texas |
Tipe Instruksi: | Titik Tetap |
Tipe Antarmuka: | Bahasa Indonesia: I2C |
Sensitif terhadap Kelembaban: | Ya |
Tipe Produk: | DSP - Prosesor dan Pengontrol Sinyal Digital |
Jumlah Paket Pabrik: | 160 |
Subkategori: | Prosesor dan Pengontrol Tertanam |
Tegangan Pasokan - Maks: | 1,65 V |
Tegangan Suplai - Min: | 1,55 V |
Pengatur Waktu Pengawas: | Pengatur Waktu Pengawas |
♠ Prosesor Sinyal Digital Titik Tetap TMS320VC5509A
Prosesor sinyal digital (DSP) titik tetap TMS320VC5509A didasarkan pada inti prosesor CPU generasi DSP TMS320C55x. Arsitektur DSP C55x™ mencapai kinerja tinggi dan daya rendah melalui peningkatan paralelisme dan fokus total pada pengurangan disipasi daya. CPU mendukung struktur bus internal yang terdiri dari satu bus program, tiga bus baca data, dua bus tulis data, dan bus tambahan yang didedikasikan untuk aktivitas periferal dan DMA. Bus-bus ini menyediakan kemampuan untuk melakukan hingga tiga kali baca data dan dua kali tulis data dalam satu siklus. Secara paralel, pengontrol DMA dapat melakukan hingga dua transfer data per siklus terlepas dari aktivitas CPU.
CPU C55x menyediakan dua unit perkalian-akumulasi (MAC), yang masing-masing mampu melakukan perkalian 17-bit x 17-bit dalam satu siklus. Unit aritmatika/logika (ALU) 40-bit pusat didukung oleh ALU 16-bit tambahan. Penggunaan ALU berada di bawah kendali set instruksi, yang menyediakan kemampuan untuk mengoptimalkan aktivitas paralel dan konsumsi daya. Sumber daya ini dikelola dalam Unit Alamat (AU) dan Unit Data (DU) CPU C55x.
Generasi DSP C55x mendukung set instruksi dengan lebar byte variabel untuk kepadatan kode yang lebih baik. Unit Instruksi (IU) melakukan pengambilan program 32-bit dari memori internal atau eksternal dan mengantrekan instruksi untuk Unit Program (PU). Unit Program mendekode instruksi, mengarahkan tugas ke sumber daya AU dan DU, dan mengelola alur kerja yang sepenuhnya terlindungi. Kemampuan percabangan prediktif menghindari pembersihan alur kerja saat instruksi bersyarat dieksekusi.
Fungsi input dan output serbaguna dan A/D 10-bit menyediakan pin yang cukup untuk status, interupsi, dan bit I/O untuk LCD, keyboard, dan antarmuka media. Antarmuka paralel beroperasi dalam dua mode, baik sebagai slave ke mikrokontroler menggunakan port HPI atau sebagai antarmuka media paralel menggunakan EMIF asinkron. Media serial didukung melalui dua peripheral MultiMedia Card/Secure Digital (MMC/SD) dan tiga McBSP.
Set peripheral 5509A mencakup antarmuka memori eksternal (EMIF) yang menyediakan akses tanpa lem ke memori asinkron seperti EPROM dan SRAM, serta memori berkecepatan tinggi dan berdensitas tinggi seperti DRAM sinkron. Periferal tambahan mencakup Universal Serial Bus (USB), jam waktu nyata, watchdog timer, antarmuka multi-master dan slave I2C. Tiga port serial buffer multisaluran (McBSP) dupleks penuh menyediakan antarmuka tanpa lem ke berbagai perangkat serial standar industri, dan komunikasi multisaluran dengan hingga 128 saluran yang diaktifkan secara terpisah. Antarmuka host-port yang disempurnakan (HPI) adalah antarmuka paralel 16-bit yang digunakan untuk menyediakan akses prosesor host ke memori internal 32K byte pada 5509A. HPI dapat dikonfigurasi dalam mode multipleks atau non-multipleks untuk menyediakan antarmuka tanpa lem ke berbagai prosesor host. Pengontrol DMA menyediakan pergerakan data untuk enam konteks saluran independen tanpa intervensi CPU, menyediakan throughput DMA hingga dua kata 16-bit per siklus. Dua pengatur waktu serbaguna, hingga delapan pin I/O (GPIO) serbaguna khusus, dan pembangkit jam loop fase terkunci digital (DPLL) juga disertakan.
5509A didukung oleh eXpressDSP™ yang telah memenangkan penghargaan di industri, Code Composer Studio™ Integrated Development Environment (IDE), DSP/BIOS™, standar algoritma Texas Instruments, dan jaringan pihak ketiga terbesar di industri. IDE Code Composer Studio dilengkapi dengan alat pembuat kode termasuk C Compiler dan Visual Linker, simulator, RTDX™, driver perangkat emulasi XDS510™, dan modul evaluasi. 5509A juga didukung oleh C55x DSP Library yang dilengkapi dengan lebih dari 50 kernel perangkat lunak dasar (filter FIR, filter IIR, FFT, dan berbagai fungsi matematika) serta pustaka pendukung chip dan papan.
Inti DSP TMS320C55x dibuat dengan arsitektur terbuka yang memungkinkan penambahan perangkat keras khusus aplikasi untuk meningkatkan kinerja pada algoritme tertentu. Ekstensi perangkat keras pada 5509A menghasilkan keseimbangan sempurna antara kinerja fungsi tetap dengan fleksibilitas yang dapat diprogram, sekaligus mencapai konsumsi daya rendah, dan biaya yang secara tradisional sulit ditemukan di pasar prosesor video. Ekstensi tersebut memungkinkan 5509A untuk memberikan kinerja codec video yang luar biasa dengan lebih dari setengah lebar pita yang tersedia untuk melakukan fungsi tambahan seperti konversi ruang warna, operasi antarmuka pengguna, keamanan, TCP/IP, pengenalan suara, dan konversi teks ke ucapan. Hasilnya, satu DSP 5509A dapat memberi daya pada sebagian besar aplikasi video digital portabel dengan ruang pemrosesan yang cukup. Untuk informasi lebih lanjut, lihat Referensi Pemrogram Ekstensi Perangkat Keras TMS320C55x untuk Aplikasi Gambar/Video (nomor literatur SPRU098). Untuk informasi lebih lanjut tentang penggunaan Pustaka Pemrosesan Gambar DSP, lihat Referensi Programmer Pustaka Pemrosesan Gambar/Video TMS320C55x (nomor literatur SPRU037).
• Prosesor Sinyal Digital TMS320C55x™ Titik Tetap Berkinerja Tinggi dan Berdaya Rendah
− 9,26-, 6,95-, 5-ns Waktu Siklus Instruksi
− Kecepatan Jam 108-, 144-, 200-MHz
− Satu/Dua Instruksi Dieksekusi per Siklus
− Pengganda Ganda [Hingga 400 Juta Penggandaan-Akumulasi per Detik (MMACS)]
− Dua Unit Aritmatika/Logika (ALU)
− Tiga Bus Baca Data/Operan Internal dan Dua Bus Tulis Data/Operan Internal
• 128K x 16-Bit On-Chip RAM, Terdiri dari:
− 64K Bytes RAM Akses Ganda (DARAM) 8 Blok 4K × 16-Bit
− 192K Bytes RAM Akses Tunggal (SARAM) 24 Blok 4K × 16-Bit
• 64K Byte ROM Satu-Status-Tunggu di Dalam Chip (32K × 16-Bit)
• Ruang Memori Eksternal yang Dapat Diatasi Maksimum 8M × 16-Bit (DRAM Sinkron)
• Memori Bus Paralel Eksternal 16-Bit Mendukung:
− Antarmuka Memori Eksternal (EMIF) Dengan Kemampuan GPIO dan Antarmuka Tanpa Lem untuk:
− RAM Statis Asinkron (SRAM)
- EPROM Asinkron
- DRAM Sinkron (SDRAM)
− Antarmuka Host-Port Paralel 16-Bit yang Disempurnakan (EHPI) Dengan Kemampuan GPIO
• Kontrol Daya Rendah yang Dapat Diprogram dari Enam Domain Fungsional Perangkat
• Logika Emulasi Berbasis Pemindaian Pada Chip
• Periferal Dalam Chip
− Dua Timer 20-Bit
- Pengatur Waktu Pengawas
− Pengontrol Akses Memori Langsung (DMA) Enam Saluran
− Tiga Port Serial Mendukung Kombinasi:
− Hingga 3 Port Serial Multichannel Buffer (McBSP)
− Hingga 2 Antarmuka Kartu Digital MultiMedia/Aman
− Generator Jam Loop Terkunci Fase yang Dapat Diprogram
− Tujuh (LQFP) atau Delapan (BGA) Pin I/O Tujuan Umum (GPIO) dan Pin Output Tujuan Umum (XF)
− Port Slave USB Kecepatan Penuh (12 Mbps) Mendukung Transfer Massal, Interupsi, dan Isochronous
− Antarmuka Multi-Master dan Slave Inter-Integrated Circuit (I2C)
−Real-Time Clock (RTC) Dengan Input Kristal, Domain Jam Terpisah, Catu Daya Terpisah
− Aproksimasi Suksesif 10-Bit A/D 4-Saluran (BGA) atau 2-Saluran (LQFP)
• Logika Pemindaian Batas IEEE Std 1149.1† (JTAG)
• Paket:
− 144-Terminal Quad Flatpack Profil Rendah (LQFP) (Akhiran PGE)
− MicroStar BGA™ (Ball Grid Array) 179-Terminal (Akhiran GHH)
− MicroStar BGA™ (Ball Grid Array) 179-Terminal Bebas Timbal (Akhiran ZHH)
• Inti 1,2-V (108 MHz), 2,7-V – 3,6-VI/Os
• Inti 1,35-V (144 MHz), 2,7-V – 3,6-VI/Os
• Inti 1,6-V (200 MHz), 2,7-V – 3,6-VI/Os
• Sistem hibrida, listrik, dan power train (EV/HEV)
– Sistem manajemen baterai (BMS)
– Pengisi daya di dalam pesawat
– Inverter traksi
– Konverter DC/DC
– Pemula/generator