Prosesor & Pengontrol Sinyal Digital TMS320VC5509AZAY – Prosesor Sinyal Digital Titik Tetap DSP, DSC 179-NFBGA -40 hingga 85

Deskripsi Singkat:

Pabrikan: Texas Instruments
Kategori Produk: Prosesor & Pengontrol Sinyal Digital – DSP, DSC
Lembaran data:TMS320VC5509AZAY
Deskripsi:DSP – Digital Signal Processors & Controllers
Status RoHS: Sesuai RoHS


Rincian produk

Fitur

Aplikasi

Label Produk

♠ Deskripsi Produk

Atribut Produk Nilai Atribut
Pabrikan: Instrumen Texas
Kategori Produk: Pemroses & Pengontrol Sinyal Digital - DSP, DSC
RoHS: Detail
Produk: DSP
Seri: TMS320VC5509A
Gaya pemasangan: SMD/SMT
Paket/Kasus: NFBGA-179
Inti: C55x
Jumlah Inti: 1 Inti
Frekuensi Jam Maksimum: 200 MHz
Memori Instruksi Cache L1: -
Memori Data Cache L1: -
Ukuran Memori Program: 64 kB
Ukuran RAM data: 256 kB
Tegangan Pasokan Operasi: 1,6 V
Suhu Operasional Minimum: - 40 C
Suhu Operasional Maksimum: +85 C
Kemasan: Baki
Merek: Instrumen Texas
Tipe Instruksi: Titik pasti
Tipe Antarmuka: I2C
Sensitif terhadap kelembaban: Ya
Tipe produk: DSP - Pemroses & Pengontrol Sinyal Digital
Jumlah Paket Pabrik: 160
Subkategori: Prosesor & Pengontrol Tertanam
Tegangan Suplai - Maks: 1,65 V
Tegangan Suplai - Min: 1,55 V
Timer pengawas: Timer Pengawas

♠ TMS320VC5509A Prosesor Sinyal Digital Titik Tetap

Prosesor sinyal digital (DSP) fixed-point TMS320VC5509A didasarkan pada inti prosesor CPU generasi TMS320C55x DSP.Arsitektur DSP C55x™ mencapai kinerja tinggi dan daya rendah melalui peningkatan paralelisme dan fokus total pada pengurangan disipasi daya.CPU mendukung struktur bus internal yang terdiri dari satu bus program, tiga bus baca data, dua bus tulis data, dan bus tambahan yang didedikasikan untuk aktivitas periferal dan DMA.Bus-bus ini memberikan kemampuan untuk melakukan hingga tiga pembacaan data dan dua penulisan data dalam satu siklus.Secara paralel, pengontrol DMA dapat melakukan hingga dua transfer data per siklus terlepas dari aktivitas CPU.

CPU C55x menyediakan dua unit perkalian-akumulasi (MAC), masing-masing mampu mengalikan 17-bit x 17-bit dalam satu siklus.Unit aritmatika/logika (ALU) 40-bit pusat didukung oleh ALU 16-bit tambahan.Penggunaan ALU berada di bawah kendali set instruksi, memberikan kemampuan untuk mengoptimalkan aktivitas paralel dan konsumsi daya.Sumber daya ini dikelola di Unit Alamat (AU) dan Unit Data (DU) CPU C55x.

Generasi C55x DSP mendukung set instruksi lebar byte variabel untuk kepadatan kode yang lebih baik.Unit Instruksi (IU) melakukan pengambilan program 32-bit dari memori internal atau eksternal dan mengantri instruksi untuk Unit Program (PU).Unit Program menerjemahkan instruksi, mengarahkan tugas ke sumber daya AU dan DU, dan mengelola jalur pipa yang terlindungi sepenuhnya.Kemampuan percabangan prediktif menghindari flush pipa pada eksekusi instruksi bersyarat.

Fungsi input dan output tujuan umum dan A/D 10-bit menyediakan pin yang cukup untuk status, interupsi, dan bit I/O untuk LCD, keyboard, dan antarmuka media.Antarmuka paralel beroperasi dalam dua mode, baik sebagai budak ke mikrokontroler menggunakan port HPI atau sebagai antarmuka media paralel menggunakan EMIF asinkron.Media serial didukung melalui dua periferal MultiMedia Card/Secure Digital (MMC/SD) dan tiga McBSP.

Perangkat periferal 5509A menyertakan antarmuka memori eksternal (EMIF) yang menyediakan akses tanpa lem ke memori asinkron seperti EPROM dan SRAM, serta memori berdensitas tinggi dan berkecepatan tinggi seperti DRAM sinkron.Periferal tambahan termasuk Universal Serial Bus (USB), jam real-time, watchdog timer, antarmuka I2C multi-master dan slave.Tiga full-duplex multichannel buffered serial port (McBSPs) menyediakan antarmuka glueless ke berbagai perangkat serial standar industri, dan komunikasi multichannel dengan hingga 128 saluran diaktifkan secara terpisah.Enhanced host-port interface (HPI) adalah antarmuka paralel 16-bit yang digunakan untuk menyediakan akses prosesor host ke memori internal 32K byte pada 5509A.HPI dapat dikonfigurasi baik dalam mode multiplexed atau non-multiplexed untuk menyediakan antarmuka glueless ke berbagai macam prosesor host.Pengontrol DMA menyediakan pergerakan data untuk enam konteks saluran independen tanpa intervensi CPU, menyediakan throughput DMA hingga dua kata 16-bit per siklus.Dua timer tujuan umum, hingga delapan pin I/O (GPIO) tujuan umum khusus, dan generasi jam digital phase-locked loop (DPLL) juga disertakan.

5509A didukung oleh industri pemenang penghargaan eXpressDSP™, Code Composer Studio™ Integrated Development Environment (IDE), DSP/BIOS™, standar algoritme Texas Instruments, dan jaringan pihak ketiga terbesar di industri.Code Composer Studio IDE menampilkan alat pembuatan kode termasuk C Compiler dan Visual Linker, simulator, RTDX™, driver perangkat emulasi XDS510™, dan modul evaluasi.5509A juga didukung oleh C55x DSP Library yang menampilkan lebih dari 50 kernel perangkat lunak dasar (filter FIR, filter IIR, FFT, dan berbagai fungsi matematika) serta pustaka dukungan chip dan board.

Inti DSP TMS320C55x dibuat dengan arsitektur terbuka yang memungkinkan penambahan perangkat keras khusus aplikasi untuk meningkatkan kinerja pada algoritme tertentu.Ekstensi perangkat keras pada 5509A menghasilkan keseimbangan sempurna antara kinerja fungsi tetap dengan fleksibilitas yang dapat diprogram, sekaligus mencapai konsumsi daya rendah, dan biaya yang biasanya sulit ditemukan di pasar prosesor video.Ekstensi memungkinkan 5509A untuk memberikan kinerja codec video yang luar biasa dengan lebih dari setengah bandwidth yang tersedia untuk melakukan fungsi tambahan seperti konversi ruang warna, operasi antarmuka pengguna, keamanan, TCP/IP, pengenalan suara, dan konversi text-to-speech.Hasilnya, satu DSP 5509A dapat mendukung sebagian besar aplikasi video digital portabel dengan ruang kepala pemrosesan yang tersedia.Untuk informasi lebih lanjut, lihat Ekstensi Perangkat Keras TMS320C55x untuk Referensi Pemrogram Aplikasi Gambar/Video (nomor literatur SPRU098).Untuk informasi selengkapnya tentang penggunaan Pustaka Pemrosesan Gambar DSP, lihat Referensi Pemrogram Pustaka Pemrosesan Gambar/Video TMS320C55x (nomor literatur SPRU037).


  • Sebelumnya:
  • Berikutnya:

  • • Kinerja Tinggi, Daya Rendah, Prosesor Sinyal Digital TMS320C55x™ Titik Tetap

    − 9.26-, 6.95-, Waktu Siklus Instruksi 5-ns

    − Laju Jam 108-, 144-, 200-MHz

    − Satu/Dua Instruksi Dijalankan per Siklus

    − Pengganda Ganda [Hingga 400 Juta Kalikan-Akumulasi per Detik (MMACS)]

    − Dua Unit Aritmatika/Logika (ALU)

    − Tiga Bus Baca Data/Operan Internal dan Dua Bus Tulis Data/Operan Internal

    • RAM On-Chip 128K x 16-Bit, Terdiri dari:

    − 64K Byte RAM Akses Ganda (DARAM) 8 Blok 4K × 16-Bit

    − 192K Byte RAM Akses Tunggal (SARAM) 24 Blok 4K × 16-Bit

    • 64K Byte ROM On-Chip Satu-Wait-State (32K × 16-Bit)

    • 8M × 16-Bit Ruang Memori Eksternal Beralamat Maksimum (DRAM Sinkron)

    • Memori Bus Paralel Eksternal 16-Bit Mendukung:

    − Antarmuka Memori Eksternal (EMIF) Dengan Kemampuan GPIO dan Antarmuka Tanpa Glueless untuk:

    − RAM Statis Asinkron (SRAM)

    − EPROM asinkron

    − DRAM sinkron (SDRAM)

    − 16-Bit Parallel Enhanced Host-Port Interface (EHPI) Dengan Kemampuan GPIO

    • Kontrol Berdaya Rendah yang Dapat Diprogram dari Enam Domain Fungsional Perangkat

    • Logika Emulasi Berbasis On-Chip Scan

    • Periferal On-Chip

    − Dua Timer 20-Bit

    − Timer Pengawas

    − Pengontrol Akses Memori Langsung (DMA) Enam Saluran

    − Tiga Port Seri Mendukung Kombinasi:

    − Hingga 3 Multichannel Buffered Serial Ports (McBSPs)

    − Hingga 2 Antarmuka Kartu MultiMedia/Secure Digital

    − Generator Jam Loop Terkunci Fase yang Dapat Diprogram

    − Tujuh (LQFP) atau Delapan (BGA) Pin I/O Serba Guna (GPIO) dan Pin Output Serba Guna (XF)

    − Port Slave Kecepatan Penuh USB (12 Mbps) Mendukung Transfer Massal, Interupsi, dan Isokron

    − Antarmuka Multi-Master dan Slave Inter-Integrated Circuit (I2C).

    −Jam Waktu Nyata (RTC) Dengan Input Kristal, Domain Jam Terpisah, Catu Daya Terpisah

    − 4-Saluran (BGA) atau 2-Saluran (LQFP) 10-Bit Perkiraan Berturutan A/D

    • Logika Pemindaian Batas IEEE Std 1149.1† (JTAG).

    • Paket:

    − 144-Terminal Low-Profile Quad Flatpack (LQFP) (Akhiran PGE)

    − 179-Terminal MicroStar BGA™ (Ball Grid Array) (Akhiran GHH)

    − 179-Terminal Bebas Timbal MicroStar BGA™ (Ball Grid Array) (ZHH Suffix)

    • Inti 1,2-V (108 MHz), 2,7-V – 3,6-VI/Os

    • 1,35-V Inti (144 MHz), 2,7-V – 3,6-VI/Os

    • 1,6-V Inti (200 MHz), 2,7-V – 3,6-VI/Os

    • Sistem hybrid, elektrik, dan power train (EV/HEV)

    – Sistem manajemen baterai (BMS)

    – Pengisi daya terpasang

    – Inverter traksi

    – Konverter DC/DC

    – Starter/generator

    Produk-produk terkait